頭條 基于FPGA的音頻Sigma-Delta調(diào)制器設(shè)計與實現(xiàn) 隨著數(shù)字音源的普及,數(shù)模轉(zhuǎn)換器(Digital to Analog Converter, DAC)成為音頻設(shè)備中不可或缺的元件,其精度往往決定著整個系統(tǒng)的信號保真度。基于此,利用噪聲整形技術(shù)對用于高精度音頻DAC的Sigma-Delta調(diào)制器進行設(shè)計和現(xiàn)場可編程門陣列(Field Programmable Gate Array, FPGA)實現(xiàn)。 通過搭建測試系統(tǒng),測試結(jié)果表明,所設(shè)計的Sigma-Delta調(diào)制器在輸入信號為1 411.2 kHz采樣頻率、1 kHz頻率、0 dBFS(Full Scale)幅度的正弦信號條件下,其輸出信噪比(Signal to Noise Ratio, SNR)可達107.4 dB;當輸入信號頻率在音頻頻帶內(nèi)時(輸入信號幅度為0 dBFS),其輸出SNR穩(wěn)定保持在104 dB以上;并可用于WAV音樂播放器中。 最新視頻 【視頻】電源設(shè)計小貼士 22:避免常見的誤差放大器使用錯誤 本視頻集中介紹一些您可以很輕松避免的電源誤差放大器使用錯誤,主要包括錯誤計算誤差放大器的增益,從而讓放大器完成某些超出其能力的工作以及錯誤地對電路進行布局。 發(fā)表于:5/4/2012 【視頻】Vivado 高層次綜合 感謝你對Vivado HLS也就是XILINX’s 高層次綜合解決方案有興趣,這個解決方案綜合c,c++和系統(tǒng)c代碼成Verilog和VHDL RTL結(jié)構(gòu)。 發(fā)表于:4/24/2012 【視頻】Vivado IP集成器 歡迎進入XilinxVivado的一個快速演示,它是xilinx新的設(shè)計套件,應(yīng)用到7系列和以上的系列器件。 發(fā)表于:4/24/2012 【視頻】賽靈思Vivado 集成設(shè)計環(huán)境介紹 Vivado 實現(xiàn) <br/> 先給大家簡單快速地介紹一下 Vivado 集成設(shè)計環(huán)境,即 IDE。<br/> IDE 總體介紹 <br/> 工程總結(jié)<br/> 當打開 Vivado 工程后,會有一個工程概要,向您介紹工程的設(shè)置、警告和錯誤信息以及工程的一般狀態(tài)。<br/> 源<br/> 源視圖用于顯示項目中的文件類型,比如硬件描述語言文件、約束文件、仿真文件和 IP。您可以使用源代碼編輯器,在工作過程中添加或者創(chuàng)建源文件。<br/> 流程導航<br/> 左邊的這個部分叫做流程導航器 (Flow Navigator),用于控制編譯流程和分析視圖。它的組織方式與一般的開發(fā)流程一樣。點擊瀏覽器上的按鈕可以執(zhí)行流程,也可以加載處于某種特定狀態(tài)的設(shè)計,用于查看和分析。<br/> IP 目錄<br/> 賽靈思 IP 庫可用于選擇和配置 IP。點擊“IP 目錄”按鈕會出現(xiàn) IP 視圖,供瀏覽和搜索。完全展開后,我們會看到完整的 IP 列表,雙擊某個 IP,彈出配置向?qū)?,它將引導用戶完成?IP 核的整個參數(shù)配置過程,比如這個基于 AXI 的 DMA 控制器。完成配置向?qū)У乃羞x項后,點擊“結(jié)束”按鈕,IP 核就作為源被添加到我的工程中。<br/> 一鍵式實現(xiàn)<br/> 流程瀏覽器用于執(zhí)行最常見的任務(wù),包括仿真、行為驗證以及綜合與實現(xiàn)。點擊“運行實現(xiàn)”按鈕啟動一鍵式綜合與實現(xiàn)操作,在后臺執(zhí)行設(shè)計編譯工作,從而可將 GUI 用于執(zhí)行分析任務(wù)。Vivado 可以充分發(fā)揮多核處理器的功能,最大化工作效率。Vivado 仿真、綜合與實現(xiàn)的速度比同類競爭工具快 4 倍。<br/> 仿真<br/> 波形視圖<br/> 點擊“仿真”按鈕即可加載設(shè)計的仿真視圖。仿真最重要的作用是在 RTL 層面對設(shè)計進行功能驗證。在這里,您可以運行仿真工作臺,選擇需要檢測的信號并查看波形視圖。波形視圖和其他視圖一樣,可以用鍵盤縮放大小并對設(shè)計進行調(diào)試。<br/> 源交叉追蹤<br/> 仿真視圖中的對象可以輕松在 RTL 源代碼中找到。選擇信號,點擊鼠標右鍵,您可以通過彈出菜單直接找到源代碼文件中的相關(guān)代碼行。<br 發(fā)表于:4/24/2012 【視頻】C64x+ 網(wǎng)絡(luò)培訓(五) TMS320C64x+網(wǎng)絡(luò)課程5——多極高速緩沖存儲器,包cache的概念,cache miss的一些類型以及關(guān)于cache的使用優(yōu)化。此網(wǎng)絡(luò)培訓針對C64x+,每次一個專題,由DSP高性能部門技術(shù)支持工程師為您全程指導,敬請期待。 發(fā)表于:4/18/2012 【視頻】MSP430低功耗設(shè)計注意要點 MSP430是超級低功耗單片機的代表產(chǎn)品。他有靈活的時鐘系統(tǒng),多種深度的低功耗模式,以及高度智能化的外設(shè)。通過充分應(yīng)用MSP430的特性和內(nèi)部模塊,可以實現(xiàn)理想的低功耗特性。 發(fā)表于:4/17/2012 【視頻】電源設(shè)計小貼士 21:請注意電容 RMS 紋波額定電流 電源中常常被忽略的一種應(yīng)力是輸入電容 RMS 電流。若不正確理解它,過電流會使電容過熱和過早失效。在降壓轉(zhuǎn)換器中,使用下列近似式,根據(jù)輸出電流 (Io) 和占空比 (D) 可以很輕松地計算出 RMS 電流。 發(fā)表于:4/17/2012 【視頻】電源設(shè)計小貼士 20:注意那些意外諧振響應(yīng) 您曾經(jīng)將輸入電壓接通到您的電源卻發(fā)現(xiàn)它已經(jīng)失效了嗎?短暫的輸入電壓上升時間和可產(chǎn)生兩倍于輸入電源電壓的高 Q諧振電路可能會是問題所在。如果您迅速中斷感應(yīng)元件中的電流便會出現(xiàn)類似問題。會出現(xiàn)這類問題的一些情況包括熱插拔電路或者試圖開放輸入向電磁干擾 (EMI) 濾波器時。 發(fā)表于:4/13/2012 【視頻】專為客戶設(shè)計的高性能器件系列 探討現(xiàn)今TI 在高性能 DSP,多核及適應(yīng)于未來發(fā)展趨勢的下一代處理器領(lǐng)域的研究和探索。 發(fā)表于:4/13/2012 【視頻】深入了解FRAM和TI新MSP430FR57xx MCU(二) RAM(鐵電隨機存取存儲器)是下一代非易失性存儲器技術(shù)的先驅(qū)技術(shù),嵌入在選定的 MSP430 微處理器中。嵌入式 FRAM 能夠?qū)崿F(xiàn)更快的速度、更低的功耗以及更小的封裝尺寸。本視頻帶您走進FRAM以及MSP430FR57xx——業(yè)內(nèi)首款采用嵌入式 FRAM 的超低功耗微處理器的世界。本視頻共三部分,查找其它部分請在本站搜索。 發(fā)表于:4/13/2012 ?…46474849505152535455…?